首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA实际可用性评估与发展趋势分析
引用本文:俞吉波,孔雪,郑哲,祝永新,付宇卓. FPGA实际可用性评估与发展趋势分析[J]. 计算机工程, 2011, 37(13): 282-284. DOI: 10.3969/j.issn.1000-3428.2011.13.093
作者姓名:俞吉波  孔雪  郑哲  祝永新  付宇卓
作者单位:上海交通大学微电子学院,上海,200240
基金项目:国家"863"计划基金资助重点项目,上海市国际科技合作基金资助项目,上海市科委重大科技攻关计划基金资助项目
摘    要:根据现场可编程门阵列(FPGA)的发展现状,对FPGA器件的实际可用性进行评估,从可重构逻辑的利用、CPU软核/硬核的选择、内部块缓存的利用、输入/输出资源的利用、数字信号处理器固核的利用及时钟频率的可用范围进行研究,并给出FPGA的发展趋势。理论分析证明,Slice的利用率不宜高于85%,应选择有良好工具支持的软硬核厂商,并且所有的I/O信号须经过寄存器处理。

关 键 词:现场可编程门阵列  可用性评估  可重构逻辑  CPU软核/硬核  DSP固核
收稿时间:2011-01-19

Actual Usability Evaluation and Development Trend Anaysis of FPGA
YU Ji-bo,KONG Xue,ZHENG Zhe,ZHU Yong-xin,FU Yu-zhuo. Actual Usability Evaluation and Development Trend Anaysis of FPGA[J]. Computer Engineering, 2011, 37(13): 282-284. DOI: 10.3969/j.issn.1000-3428.2011.13.093
Authors:YU Ji-bo  KONG Xue  ZHENG Zhe  ZHU Yong-xin  FU Yu-zhuo
Affiliation:(School of Microelectronics,Shanghai Jiaotong University,Shanghai 200240,China)
Abstract:This paper introduces the development of Field Programmable Gate Array(FPGA),and evaluates the usability of FPGA devices which include the use of reconfigurable logic,Block RAM(BRAM),I/O resources,Digital Signal Processor(DSP) hard core,the selection of CPU soft core/hard core and the usable clock frequencies.It predicts future trend in the ever quest for high performance FPGA.It suggests not using slice resource more than 85%,selecting better supported tool company for soft/hard core and let all I/O signal buffered by registers
Keywords:Field Programmable Gate Array(FPGA)  usability evaluation  reconfigurable logic  CPU soft core/hard core  Digital Signal Processor (DSP) hard core
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号