首页 | 本学科首页   官方微博 | 高级检索  
     

基于函数级进化方法的乘法器设计
引用本文:郝寒雪,李旦,俞承芳.基于函数级进化方法的乘法器设计[J].太赫兹科学与电子信息学报,2005,3(4):241-244.
作者姓名:郝寒雪  李旦  俞承芳
作者单位:复旦大学,电子工程系,上海,200433
摘    要:介绍了可进化硬件的基本思想,阐述了基于遗传算法和现场可编程门阵列的函数级进化方法及其特点。采用函数级进化的结构,用遗传算法实现了乘法器的设计;讨论了进化设计中影响进化速度和成功率的因素,通过设计恰当的染色体编码提高了进化速度和评估效率。

关 键 词:电子技术  数字可进化硬件  函数级进化  遗传算法  现场可编程门阵列
文章编号:1672-2892(2005)04-0241-04
修稿时间:2005年5月29日

New Approach Based on Function Level EHW for Multiplier Design
HAO Han-xue,LI Dan,YU Cheng-fang.New Approach Based on Function Level EHW for Multiplier Design[J].Journal of Terahertz Science and Electronic Information Technology,2005,3(4):241-244.
Authors:HAO Han-xue  LI Dan  YU Cheng-fang
Abstract:The basic concept of Evolvable Hardware(EHW) is introduced.Function Level EHW is explained based on Genetic Algorithm(GA) and Field Programmable Gate Array(FPGA).Meanwhile,the advantage of EHW is discussed.A 4-bit multiplier is obtained at Function Level EHW.In order to improve evaluate efficiency and accelerate evolution,an appropriate encoding method is designed based on the features of 4-bit multiplier.
Keywords:electronic technology  digital Evolvable Hardware  Function Level  GA  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《太赫兹科学与电子信息学报》浏览原始摘要信息
点击此处可从《太赫兹科学与电子信息学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号