首页 | 本学科首页   官方微博 | 高级检索  
     

一种应用于SRAM型FPGA寄存器的容错设计
引用本文:邱根,毕东杰,彭礼彪.一种应用于SRAM型FPGA寄存器的容错设计[J].中国测试,2018(9).
作者姓名:邱根  毕东杰  彭礼彪
作者单位:电子科技大学自动化工程学院
摘    要:寄存器作为SRAM型FPGA系统设计中的一个重要组成部分,容易受到太空环境中的高能粒子影响而发生软错误。三模冗余设计方法能够对寄存器进行容错防护,但带来大量的资源和功耗开销;针对此问题该文设计一种基于奇偶校验的双模冗余防护结构,以触发器为单位,利用FPGA查找表结构特点,将两位触发器作为一组进行容错设计,通过奇偶校验选择正确结果输出,能从细粒度方面对寄存器的数据位进行错误屏蔽。该方法于Xilinx Virtex?-6 FPGA中进行设计验证,实验结果表明该方法设计实现的寄存器相对于三模冗余设计方法能减少16.7%的触发器资源和50%的查找表资源。

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号