一种可重构算子阵列结构的功耗评估方法 |
| |
引用本文: | 雍珊珊,王新安,谢峥,曹颖.一种可重构算子阵列结构的功耗评估方法[J].微电子学,2015,45(2):153-156, 163. |
| |
作者姓名: | 雍珊珊 王新安 谢峥 曹颖 |
| |
作者单位: | 北京大学 深圳研究生院 集成微系统科学工程与应用重点实验室, 深圳 518055,北京大学 深圳研究生院 集成微系统科学工程与应用重点实验室, 深圳 518055,北京大学 深圳研究生院 集成微系统科学工程与应用重点实验室, 深圳 518055,北京大学 深圳研究生院 集成微系统科学工程与应用重点实验室, 深圳 518055 |
| |
基金项目: | 深圳科技提升计划基础研究重点项目(JCYJ20120614150120560) |
| |
摘 要: | 介绍了一种面向新型FPGA结构—可重构算子阵列的功耗评估方法。分析了可重构算子阵列结构的功耗构成,同现有的功耗评估方法进行对比,提出基于最大功耗的评估策略。可重构算子和互连单元采用自动测试矢量生成(ATPG)方法计算最大功耗,互连线段的功耗则通过RC等效模型得到。将所有被使用的资源功耗相加,得到该设计所对应的最大功耗值,作为结构探索和在实际应用中阵列规模选取、布局布线优化的指导。
|
关 键 词: | 功耗评估 可重构算子阵列 自动测试矢量生成 FPGA |
收稿时间: | 2014/1/17 0:00:00 |
|
| 点击此处可从《微电子学》浏览原始摘要信息 |
|
点击此处可从《微电子学》下载全文 |
|