一种应用分段式电容阵列的20 MS/s 10-bit SAR ADC |
| |
引用本文: | 崔海涛,张继,陈玉蓉,胡伟波,李超润.一种应用分段式电容阵列的20 MS/s 10-bit SAR ADC[J].电子技术应用,2023(10):53-58. |
| |
作者姓名: | 崔海涛 张继 陈玉蓉 胡伟波 李超润 |
| |
作者单位: | 1. 南开大学电子信息与光学工程学院;2. 中国电子科技集团公司第五十八研究所;3. 北京大学深圳研究生院 |
| |
摘 要: | 设计了一个10位分辨率,20 MS/s采样率的逐次逼近型模拟数字转换器(SAR ADC)。该电路通过采用分段式电容阵列设计,缩短了量化过程中高位电容翻转后所需要的稳定时间,从而提高了量化速度。此外,还提出了一种新颖、高效的比较器校准方法,以较低的成本实现了比较器失调电压的抑制。该ADC芯片基于180 nm CMOS工艺设计制造,核心面积为0.213 5 mm2。实际测试结果表明,在1.8 V电源电压、20 MS/s采样频率下,该ADC的信号噪声失真比(SNDR)达到了58.24 dB。
|
关 键 词: | SAR ADC 分段式电容阵列 比较器校准 |
|
|