首页 | 本学科首页   官方微博 | 高级检索  
     

多核架构下实时IP流测量的硬件加速方法
引用本文:祝 超,谢应科,王建东,赵自力,韩承德.多核架构下实时IP流测量的硬件加速方法[J].通信学报,2008,29(12):1-9.
作者姓名:祝 超  谢应科  王建东  赵自力  韩承德
作者单位:1. 中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190;中国科学院,研究生院,北京,100039
2. 中国科学院,计算技术研究所空间信息处理技术实验室,北京,100190
基金项目:国家重点基础研究发展计划("973"计划)基金资助项目 , 国家高技术研究发展计划("863"计划)基金资助项目 , 中国科学院重大科研装备研制基金资助项目  
摘    要:提出了一种多核架构下实时IP 流测量的硬件加速方法.FPGA以线速捕获OC-192 链路数据报文,并将数据记录以IP 流为单位均衡至多个处理器核对应的亲核缓存队列中,利用流标识的多级散列值检测流表更新碰撞.实验表明,这种方法可以有效提高IP 流的分析速度,在数据包长75byte的情况下,能够实时线速处理OC-192速率的流量,对高速骨干网多并发流下业务流的在线识别和分析具有重要意义.

关 键 词:计算机系统结构  网络测量  硬件加速  IP流  多核架构

Hardware-accelerated real-time IP flow measurement method for multi-core architecture
ZHU Chao,XIE Ying-ke,WANG Jian-dong,ZHAO Zi-li,HAN Cheng-de.Hardware-accelerated real-time IP flow measurement method for multi-core architecture[J].Journal on Communications,2008,29(12):1-9.
Authors:ZHU Chao  XIE Ying-ke  WANG Jian-dong  ZHAO Zi-li  HAN Cheng-de
Abstract:
Keywords:FPGA
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《通信学报》浏览原始摘要信息
点击此处可从《通信学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号