首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高频全数字低电平系统算法实现
引用本文:文良华,王贤武,李庆.基于FPGA的高频全数字低电平系统算法实现[J].电子技术应用,2014,40(11).
作者姓名:文良华  王贤武  李庆
作者单位:1. 宜宾学院物理与电子工程学院,四川宜宾644000;中国科学院近代物理研究所,甘肃兰州73000
2. 中国科学院近代物理研究所,甘肃兰州73000
3. 宜宾学院物理与电子工程学院,四川宜宾,644000
摘    要:本套加速器高频低电平系统(LLRF)是中国ADS注入器II高频系统的原型机,其工作频率为162.5 MHz,以实现超导加速腔的幅度与相位稳定控制和谐振频率调节。该系统主要由射频前端和数字信号处理FPGA两部分组成。射频前端主要实现高频信号的上下变频和电平匹配;数字信号处理FPGA是系统的核心,主要完成射频信号幅值与相位的数字稳定控制,超导腔谐振频率控制,以及1 000 M以太网通信。在实验室环境下,对该系统进行了幅度和相位稳定度测试,相位稳定度峰峰值为±0.3°,有效值为0.09°,幅值相对稳定度峰峰值为±5×10-3,有效值为3.2×10-3,达到了设计要求。

关 键 词:低电平系统  FPGA  正交解调  控制算法  闭环控制

Implementation of radio frequency digital low level algorithm based on FPGA
Wen Lianghua,Wang Xianwu,Li Qing.Implementation of radio frequency digital low level algorithm based on FPGA[J].Application of Electronic Technique,2014,40(11).
Authors:Wen Lianghua  Wang Xianwu  Li Qing
Abstract:
Keywords:LLRF  FPGA  quadrature demodulation  control algorithm  close loop control
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号