首页 | 本学科首页   官方微博 | 高级检索  
     

专用集成电路设计中的时钟偏移分析
引用本文:曹海涛,郑建宏.专用集成电路设计中的时钟偏移分析[J].真空电子技术,2006(5):62-64,68.
作者姓名:曹海涛  郑建宏
作者单位:重庆重邮信科股份有限公司3G研究院,重庆,400065
摘    要:目前的专用集成电路设计中,时钟偏移对同步数字电路的影响越来越大,它也越来越受到高速电路设计者的关注。因此如何解决它给电路带来的不利影响成了设计中的重要挑战。本文分析了时钟偏移的产生机理,然后提出了怎样使用CTS在时钟树中插入不同驱动能力的缓冲器,以平衡时钟网络,最后还分析了如何利用有用的时钟偏移来改善电路的时序。

关 键 词:专用集成电路  时钟偏移  时钟树  建立时间  保持时间  时钟树综合法
文章编号:1002-8935(2006)05-0062-03
收稿时间:2005-11-22
修稿时间:2005-11-22

Analysis of the Clock Skew in ASIC Design
CAO Hai-tao,ZHENG Jian-hong.Analysis of the Clock Skew in ASIC Design[J].Vacuum Electronics,2006(5):62-64,68.
Authors:CAO Hai-tao  ZHENG Jian-hong
Abstract:Clock skew becomes more and more important to synchronization circuits in the current ASIC design, and it is an increasing concern for high-speed circuit designers. Therefore, it has been a big challenge to reduce the defect of the clock skew in designs. In this paper, firstly the generation principle of clock skew is analyzed, and then for solving its disadvantage we propose an approach that inserts diversified buffers in clock trees, in order to balance the clock network. Finally, we analyze how to fix the timing violation of our designs by using useful clock skew
Keywords:ASIC  Clock skew  Clock tree  Setup time  Hold time  CTS
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号