首页 | 本学科首页   官方微博 | 高级检索  
     

32位RISC中存储管理单元的设计
引用本文:李瑛,高德远,张盛兵,樊晓桠. 32位RISC中存储管理单元的设计[J]. 西北工业大学学报, 2004, 22(3): 365-369
作者姓名:李瑛  高德远  张盛兵  樊晓桠
作者单位:西北工业大学,航空微电子中心,陕西,西安,710072
摘    要:多任务处理要求在处理器中集成片上的存储管理单元 ( MMU) ,支持虚拟存储管理 ,通过硬件 MMU把虚地址转换成物理地址。提出了 32位超标量 RISC微处理器的 MMU体系结构 ,论述了逻辑地址到物理地址转换的 3种机制以及相应的存储保护和异常处理 ;着重讨论 TLB( Translation Lookaside Buffer)的设计原则 ,并对其 3种设计结构进行分析比较 ,优化了 TLB的组织结构 ;给出了 MMU的组成、数据通路、控制通路 ,解决了速度瓶颈 ,满足了芯片的设计要求。整个芯片用 TSMC 0 .2 5μm工艺实现 ,芯片面积为 5 mm× 5 mm,主频为 66MHz。

关 键 词:存储管理单元 块地址转换 转换后援缓冲
文章编号:1000-2758(2004)03-0365-05
修稿时间:2003-07-09

On Designing for Chinese Use a MMU(Memory Management Unit) of a 32-bit RISC
Li Ying,Gao Deyuan,Zhang Shengbing,Fan Xiaoya. On Designing for Chinese Use a MMU(Memory Management Unit) of a 32-bit RISC[J]. Journal of Northwestern Polytechnical University, 2004, 22(3): 365-369
Authors:Li Ying  Gao Deyuan  Zhang Shengbing  Fan Xiaoya
Abstract:
Keywords:Memory Management Unit(MMU)   block address translation   Translation Lookaside Buffer(TLB)
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号