首页 | 本学科首页   官方微博 | 高级检索  
     

视频阵列处理器数据加载电路的设计与实现
引用本文:冼子雨,蒋林,柏承双,王汐. 视频阵列处理器数据加载电路的设计与实现[J]. 电子技术应用, 2014, 40(12): 56-59
作者姓名:冼子雨  蒋林  柏承双  王汐
作者单位:西安邮电大学电子工程学院,陕西西安,710061
基金项目:国家自然科学基金面上项目,西安邮电大学青年基金项目
摘    要:随着多种视频编解码标准和视频算法的提出,视频处理器高效性和灵活性显得更为重要。针对视频阵列处理器中数据加载速率与阵列处理单元处理不匹配的问题,通过对视频编解码标准算法的分析,深度挖掘数据访存冗余和传输的特点,在可编程可重构体系结构下,设计了支持灌入和Cache两种工作模式的数据加载电路,并进行了功能仿真和FPGA验证。结果表明,该电路能够满足1080P视频处理对数据加载的要求,采用Desgin Compiler在SMIC 0.13μm CMOS工艺标准单元库下综合,频率可达197 MHz。

关 键 词:视频阵列处理器  数据加载  可编程  可重构

The design and implementation of data loading for video array processor
Xian Ziyu,Jiang Lin,Bai Chengshuang,Wang Xi. The design and implementation of data loading for video array processor[J]. Application of Electronic Technique, 2014, 40(12): 56-59
Authors:Xian Ziyu  Jiang Lin  Bai Chengshuang  Wang Xi
Abstract:
Keywords:video array processor  data loading  programmable  reconfigurable
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号