首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的数字频率计的设计与制作
作者姓名:程源  祝洪峰
摘    要:采用常规数字电路设计数字频率计,所用的器件较多、连线比较复杂,而且存在延时较大、测量误差较大、可靠性低的缺点。采用复杂可编程逻辑器件,以EDA工具为开发手段、运用VHDL语言编程进行数字频率计的设计,将在使系统大大简化的同时,提高仪器整体的性能和可靠性。本文

关 键 词:数字电路设计  数字频率计  FPGA  复杂可编程逻辑器件  制作  VHDL语言  EDA工具  测量误差
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号