首页 | 本学科首页   官方微博 | 高级检索  
     

一种12位100MSPS采样保持电路的设计
引用本文:孙振亚,徐双恒,陈华,眭志凌,闫小艳. 一种12位100MSPS采样保持电路的设计[J]. 微电子学与计算机, 2013, 30(5)
作者姓名:孙振亚  徐双恒  陈华  眭志凌  闫小艳
作者单位:电子科技大学电子薄膜与集成器件国家重点实验室,四川成都,610054
摘    要:基于0.13μm/3.3V CMOS工艺,设计了一种用于12bit 100MSPS Pipeline AIC的采样保持(S/H)电路.采用具有高线性度双边对称的无馈通自举采样开关,获得高增益、宽带宽的跨导前馈补偿共源共栅两级全差分跨导放大器,以及能显著降低增益误差的相关双采样S/H拓扑结构来搭建S/H电路.仿真结果表明:当在11.27MHz的输入信号,111MHz的采样信号下,该S/H电路无杂散动态范围(SFDR)86.4dB,功耗为32mW.

关 键 词:采样保持  ADC  自举采样开关  相关双采样

Design of a 12-bit 1O00MSPS CMOS Sample and Hold Circuit
Abstract:
Keywords:S/H  ADC  bootstrapped switch  correlated double sampling
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号