首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD实现DSP的UART设计研究
引用本文:王永成, 党源源, 徐抒岩, 王国辉,.基于CPLD实现DSP的UART设计研究[J].电子器件,2008,31(3):1066-1069.
作者姓名:王永成  党源源  徐抒岩  王国辉  
作者单位:1. 中国科学院长春光学精密机械与物理研究所,长春,130033;中国科学院研究生院,北京,100039
2. 长春工业大学计算机科学与工程学院,长春,130012
3. 中国科学院长春光学精密机械与物理研究所,长春,130033
摘    要:为了实现具有同步串口的DsP(数字信号处理器)和异步串行设备之间的连接,介绍一种采用可编程逻辑器件CPLD实现UART的方法,将UART的核心功能集成到CPLD上.该设计包括UART的发送器、接收器和波特率发生器以及数据锁存器,所有的功能模块都采用VHDL语言编程实现.测试结果表明所设计的UART能够实现同步串口的DSP与异步串行通讯接口之间可靠且准确的通讯.

关 键 词:UART  CPLD  VHDL  DSP  仿真  CPLD  UART  设计研究  Based  Design  串行通讯接口  测试结果  编程实现  语言  VHDL  功能模块  数据锁存器  波特率发生器  接收器  发送器  设计包  功能集成  核心  方法  编程逻辑器件
文章编号:1005-9490(2008)03-1066-03
修稿时间:2007年3月17日

Study on UART Design of DSP Based on CPLD
WANG Yong-cheng,DANG Yuan-yuan,XU Shu-yan,WANG Guo-hui.Study on UART Design of DSP Based on CPLD[J].Journal of Electron Devices,2008,31(3):1066-1069.
Authors:WANG Yong-cheng  DANG Yuan-yuan  XU Shu-yan  WANG Guo-hui
Affiliation:WANG Yong-cheng1,2,DANG Yuan-yuan3,XU Shu-yan1,WANG Guo-hui11.Changchun Institute of Optics,Fine Mechanics , Physics,Chinese Academy of Sciences,Changchun 130033,China,2.Graduate School of the Chinese Academy of Sciences,Beijing 100039,3.Department of Computer Science , Engineering,Changchun University of Technology,Changchun 130012
Abstract:In order to connect DSP (Digital Signal Processor) which has synchronous serial ports with the devices of asynchronous communications protocol, this paper introduces a method to design UART based on CPLD and the core function of UART is integrated in CPLD. This design includes the transmitter, receiver, the Baudrate Generator and the data flip-latch. All the function modules are programmed by VHDL language . The test results show that the design of UART can realize the communication reliably and accurately ...
Keywords:UART  CPLD  VHDL  DSP  Simulation  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号