首页 | 本学科首页   官方微博 | 高级检索  
     

超高频RFID读写器数字接收机设计
引用本文:魏鹏,李波,杨玉庆,王俊宇,闵昊.超高频RFID读写器数字接收机设计[J].计算机工程,2011,37(15):240-242.
作者姓名:魏鹏  李波  杨玉庆  王俊宇  闵昊
作者单位:复旦大学专用集成电路和系统国家重点实验室,上海,201203
基金项目:国家"863"计划基金,国家科技支撑计划基金
摘    要:针对超高频无源标签返回信号能量差异显著、数据率偏差大的特点,提出一种超高频无线射频识别(RFID)读写器数字接收机的实现方案。采用包含功率估计、数字锁相环同步和差分解码等模块的接收机方案,实现快速准确的接收。该数字接收机经过Matlab仿真验证,在Xilinx Spartan3E平台上实现并测试通过。与常用的多组相关器接收机方案相比,该数字接收机能以更少的硬件资源消耗实现更高性能的接收效果。

关 键 词:无线射频识别  数字接收机  数字锁相环  符号同步  功率估计
收稿时间:2011-02-25

Design of Digital Receiver for UHF RFID Reader
WEI Peng,LI Bo,YANG Yu-qing,WANG Jun-yu,MIN Hao.Design of Digital Receiver for UHF RFID Reader[J].Computer Engineering,2011,37(15):240-242.
Authors:WEI Peng  LI Bo  YANG Yu-qing  WANG Jun-yu  MIN Hao
Affiliation:(State Key Lab of ASIC&System,Fudan University,Shanghai 201203,China)
Abstract:This paper presents a scheme of digital receiver for Ultra-high Frequency(UHF) Radio Frequency Identification(RFID) reader. Backscattered signals of passive RFID tags have various energy levels and large frequency variation, which can be handled by power detector, digital phase lock loop and differential decoding. The receiver is simulated in Matlab and implemented on Xilinx Spartan3E platform. Compared with conventional RFID receiver utilizing multiple correlation banks, the scheme achieves better performance with less hardware cost.
Keywords:Radio Frequency Identification(RFID)  digital receiver  Digital Phase Lock Loop(DPLL)  symbol synchronization  power estimation
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号