首页 | 本学科首页   官方微博 | 高级检索  
     

基于时钟控制的低功耗电路设计
引用本文:徐如淏,李宇飞,胡嘉圣. 基于时钟控制的低功耗电路设计[J]. 计算机工程, 2005, 31(4): 206-208
作者姓名:徐如淏  李宇飞  胡嘉圣
作者单位:上海交通大学微电子学院,上海,200030
基金项目:国家“863”计划基金资助项目(2002AA1Z)
摘    要:在低功耗芯片设计中,设计者已广泛采用了时钟停止的方法来解决CMOS电路动态功耗问题。为实现时钟停止功能,作者分析了多种传统时钟控制电路方案,并在此基础上提出了一种新型可综合可测试的时钟控制电路。相对于传统时钟控制电路,此种方案在降低芯片功耗的同时解决了传统时钟控制电路所带来的时钟不稳定及无法进行测试的问题。

关 键 词:D触发器 时钟控制 锁存器 时钟树
文章编号:1000-3428(2005)04-0206-03

Design of Low Power Circuit Based on Clock Control
XU Ruhao,LI Yufei,HU Jiasheng. Design of Low Power Circuit Based on Clock Control[J]. Computer Engineering, 2005, 31(4): 206-208
Authors:XU Ruhao  LI Yufei  HU Jiasheng
Abstract:In the low-power chip design, designers have introduced "stop-clock" method to solve the dynamic power consumption problem. To implement "stop-clock" function, the paper analyzes some traditional clock control schemes. Based on them, the paper proposes one new clock control circuit which can be fully synthesized and tested. Compared with traditional clock control circuit, the scheme can provide more stable clock and be totally tested in DFT when reducing the chip power consumption.
Keywords:D-flip flop  Clock control  Latch  Clock tree
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号