首页 | 本学科首页   官方微博 | 高级检索  
     

高速ADC交叉采样控制器的FPGA实现
引用本文:程耀林.高速ADC交叉采样控制器的FPGA实现[J].仪表技术与传感器,2013(1).
作者姓名:程耀林
作者单位:中南民族大学电信学院,湖北武汉,430074
基金项目:中南民族大学校基金资助项目
摘    要:设计了2通道和4通道高速ADC交叉采样控制器,可以把采样速率分别提高到2倍和4倍.对高速ADC,使用CPU无法满足速度要求,所以使用FPGA实现控制.控制器使用了FPGA片内锁相环产生具有等相位差的采样时钟、输出时钟和控制信号,对输入的ADC交叉采样数据进行交叉处理,然后输出合成的高速采样数据.仿真结果表明,这种交叉采样的控制算法是可以实现的.

关 键 词:高速ADC  交叉采样  FPGA

FPGA Realization of High-speed ADC Time-interleaving Sampling Controller
CHENG Yao-lin.FPGA Realization of High-speed ADC Time-interleaving Sampling Controller[J].Instrument Technique and Sensor,2013(1).
Authors:CHENG Yao-lin
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号