0.6μm CMOS工艺全差分运算放大器的设计 |
| |
引用本文: | 康怡,曹红卫,罗广孝.0.6μm CMOS工艺全差分运算放大器的设计[J].电子元器件应用,2009,11(10):61-62,66. |
| |
作者姓名: | 康怡 曹红卫 罗广孝 |
| |
作者单位: | 华北电力大学电子与通信工程系,河北保定071003 |
| |
摘 要: | 介绍了一种全差分的套筒式折叠共源共栅运算放大器的设计结构,并采用HSPICE软件对电路设计进行了仿真。仿真结果表明,此运放的开环直流增益为80dB,相位裕度为80°,单位增益带宽为74MHz,具有较高的增益,而且功耗小于2mW。
|
关 键 词: | 全差分 套筒式 高增益 运算放大器 |
本文献已被 维普 万方数据 等数据库收录! |
|