首页 | 本学科首页   官方微博 | 高级检索  
     

200Ms/s 177mW 8位折叠内插结构的CMOS模数转换器
引用本文:陈诚,王照钢,任俊彦,许俊.200Ms/s 177mW 8位折叠内插结构的CMOS模数转换器[J].半导体学报,2004,25(11).
作者姓名:陈诚  王照钢  任俊彦  许俊
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,200433
基金项目:国家高技术研究发展计划(863计划),上海市集成电路设计创新项目
摘    要:介绍了一个采用折叠内插结构的CMOS模数转换器,适合于嵌入式应用.该电路与标准的数字工艺完全兼容,经过改进的无需电阻就能实现的折叠模块有助于减小芯片面积.在输入级,失调平均技术降低了输入电容,而分布式采样保持电路的运用则提高了信号与噪声的失真比.该200MHz采样频率8位折叠内插结构的CMOS模数转换器在3.3V电源电压下,总功耗为177mW,用0.18μm 3.3V标准数字工艺实现.

关 键 词:模数转换器  CMOS模拟集成电路  折叠内插

200Ms/s 177mW 8bit Folding and Interpolating CMOS A/D Converter
Chen Cheng,Wang Zhaogang,REN Junyan,Xu Jun.200Ms/s 177mW 8bit Folding and Interpolating CMOS A/D Converter[J].Chinese Journal of Semiconductors,2004,25(11).
Authors:Chen Cheng  Wang Zhaogang  REN Junyan  Xu Jun
Abstract:A CMOS folding and interpolating analog-to-digital converter (ADC) for embedded application is described.The circuit is fully compatible with standard digital CMOS technology.A modified folding block implemented without resistor contributes to a small chip area.At the input stage,offset averaging reduces the input capacitance and the distributed track-and-hold circuits are proposed to improve signal-to-noise-plus-distortion ratio.The 200Ms/s 8bit ADC with 177mW total power consumption at 3.3V power supply is realized in standard digital 0.18μm 3.3V CMOS technology.
Keywords:analog-to-digital converter  CMOS analog integrated circuits  folding and interpolating
本文献已被 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号