首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的实时视频缩放算法设计实现
引用本文:杨大伟,李健. 基于FPGA的实时视频缩放算法设计实现[J]. 电子技术应用, 2014, 0(8): 34-37
作者姓名:杨大伟  李健
作者单位:哈尔滨工程大学信息与通信工程学院;大连民族学院机电信息与工程学院;
基金项目:黑龙江省科技攻关项目(GC12A305)
摘    要:通过权衡几种线性插值算法的显示效果和硬件可实现性,选择用双线性插值算法实现视频缩放,并在FPGA平台上以RAM_FIFO架构作为该算法硬件实现的核心思想,设计主要包括数据缓存模块、系数产生模块以及整体控制模块。结果表明,该设计能够实现任意比例缩放,系统频率高,实时性好,缩放后显示清晰稳定,能够满足实际工程的应用要求。

关 键 词:视频缩放  FPGA  双线性插值  RAM_FIFO

Design and implementation of real-time video scaling algorithm based on FPGA
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号