首页 | 本学科首页   官方微博 | 高级检索  
     

H.264/AVC中并行通用变换结构设计
引用本文:王明明, 叶甜春, 马成炎. H.264/AVC中并行通用变换结构设计[J]. 电子器件, 2009, 32(4): 753-756
作者姓名:王明明   叶甜春   马成炎
作者单位:中国科学院微电子研究所,北京,100029;杭州中科微电子有限公司,杭州,310053
摘    要:提出了一种用于H.264/AVC编解码器的通用并行变换结构,并利用Verilog语言进行了电路设计.该并行结构主要包含4个移位器和16个累加器,可以完成H.264/AVC中的全部4×4变换,包括4×4哈达马变换和4×4离散余弦变换和反变换,能够达到每个时钟周期处理一个像素点的速度.使用SMIC 0.18 μm工艺对该并行结构进行了综合,电路面积为3757门,工作在100 MHz时钟频率下的关键路径为10.3 ms.

关 键 词:H.264/AVC  离散余弦变换  哈达马变换  通用变换结构

Parallel Multi-Transform Architecture Design for H.264/AVC
WANG Mingming,YE Tianchun,MA Chengyan. Parallel Multi-Transform Architecture Design for H.264/AVC[J]. Journal of Electron Devices, 2009, 32(4): 753-756
Authors:WANG Mingming  YE Tianchun  MA Chengyan
Affiliation:1.Institute of Microelectronics; Chinese Academy of Science;2.Hangzhou Zhongke Microelectronics Co.; Ltd
Abstract:
Keywords:H.264/AVC  H. 264/AVC  FDCT  Hadamard transform  multi-transform architecture
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号