首页 | 本学科首页   官方微博 | 高级检索  
     

一种并行指令Cache的设计与实现
引用本文:刘宗林,马卓,鲁建壮,唐涛.一种并行指令Cache的设计与实现[J].微电子学与计算机,2007,24(12):147-149.
作者姓名:刘宗林  马卓  鲁建壮  唐涛
作者单位:国防科技大学,计算机学院,湖南,长沙,410073
摘    要:为提高通用微处理器的执行效率,研究了高性能指令Cache的体系结构和设计方法。设计了高速并行指令Cache的系统架构,将Cache体访问与线形地址到物理地址的地址转换并行操作,成功实现一个时钟周期内完成地址转换和指令读出的设计目标。详细设计了Cache体和TLB的逻辑结构,并对相关设计参数进行了精心规划,并在设计中采用了奇偶校验逻辑增加了芯片的可靠性。此结构应用于JX微处理器流片成功,并工作可靠正确。

关 键 词:X86结构  指令Cache  替换策略
文章编号:1000-7180(2007)12-0147-03
收稿时间:2006-12-02
修稿时间:2006年12月2日

Design and Implement of a Parallel Instruction Cache
LIU Zong-lin,MA Zhuo,LU Jian-zhuang,TANG Tao.Design and Implement of a Parallel Instruction Cache[J].Microelectronics & Computer,2007,24(12):147-149.
Authors:LIU Zong-lin  MA Zhuo  LU Jian-zhuang  TANG Tao
Abstract:To improve the operating efficiency of general micro processors,the architecture and design method of instruction cache are investigated.A new kind of the system architecture of a high-speed parallel instruction Cache is designed.Accessing to the memory body and address changing from a linear address to the physical one are realized to work synchronously.The logic structures of the Cache body and TLB are made out,and those design parameters are planed in detail.The parity check logic is adopted to enhance the reliability of chips.This Cache structure is taped out successfully,and works correctly and reliably,applied in the JX microprocessor.
Keywords:TLB
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号