首页 | 本学科首页   官方微博 | 高级检索  
     

POLYP多微处理机系统
引用本文:叶志权.POLYP多微处理机系统[J].计算机研究与发展,1987(5).
作者姓名:叶志权
作者单位:应用物理与计算数学研究所
摘    要:由16/32位微处理机片组成的多微处理机系统Heidelbeng POLYP具有很强的运算能力和很大的灵活性.强大的运算能力是由结构上相互独立和运算过程完全并行的数量很大的微处理机片提供的.微处理机片如采用MC 68000,POLYP系统的浮点运算速度可达10~100MFLOPS.该系统采用模块化设计.同类模块分别构成处理机池、公共总线池和I/O处理机池,这几个"池"通过公共总线(POLYBUS和SYNCBUS)相互连接起来.假定总线数为N,则模块间的传输速率为NX10MB/s.本文讨论了POLYP的系统结构、运行原理、POLY总线与总线的裁决、进程的分配及操作系统的运行方式.

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号