首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA FIFO处理的多路CAN总线高速通信设计
引用本文:王子健. 基于FPGA FIFO处理的多路CAN总线高速通信设计[J]. 计算机测量与控制, 2015, 23(2): 558-560
作者姓名:王子健
作者单位:江苏自动化研究所,江苏连云港,222006
摘    要:船舱监控系统配置多种信号监测设备,需要对各种信号监控设备的交互数据进行实时采集和处理,提出一种基于FPGA FIFO处理单元的多路CAN总线的高速通信设计;采用多路隔离CAN总线通道的设计方法,利用FPGA实现CAN总线数据、地址及控制信号的统一管理,并在FPGA中引入FIFO处理单元,有效扩展CAN总线接收数据的存储深度,规避大量信息的频繁处理对计算机处理系统造成的负担,实现实时操作系统上的高速报文交互;试验测试证明,该设计有效提高多路CAN总线通信的极限速率,合理优化计算机系统中断资源分配方式,降低CAN总线通信的中断频率。

关 键 词:FPGA  多路CAN总线  FIFO处理单元  高速报文交互

Design of Multi Channel CAN Bus with High Speed Communication based on FPGA FIFO Management
Wang Zijian. Design of Multi Channel CAN Bus with High Speed Communication based on FPGA FIFO Management[J]. Computer Measurement & Control, 2015, 23(2): 558-560
Authors:Wang Zijian
Affiliation:Wang Zijian;Jiangsu Automation Research Insititute;
Abstract:
Keywords:FPGA  multi channel CAN bus  FIFO manage unit  high speed message communication
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号