首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速同步HDLC通信控制器设计
引用本文:陈晨,李志来,徐伟,金光. 基于FPGA的高速同步HDLC通信控制器设计[J]. 电子设计工程, 2010, 18(8)
作者姓名:陈晨  李志来  徐伟  金光
作者单位:中国科学院长春光学精密机械与物理研究所,吉林,长春,130033;中国科学院研究生院,北京,100039;中国科学院长春光学精密机械与物理研究所,吉林,长春,130033
摘    要:高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一.提出实现HDLC通信协议的主要模块-CRC校验模块及'0'比特插入模块的FPGA实现方法.CRC校验模块采用状态机设计方法,而'0'比特插入模块是利用FIFO实现,为HDLC通信控制器的设计提供新的思路.该方法已在Spartan3s400开发板上实现,并能正确传输.

关 键 词:HDLC协议  CRC校验  ’0’比特插入  FPGA

Design of high-speed synchronous HDLC protocol controller based on FPGA
CHEN Chen,LI Zhi-lai,XU Wei,JIN Guang. Design of high-speed synchronous HDLC protocol controller based on FPGA[J]. Electronic Design Engineering, 2010, 18(8)
Authors:CHEN Chen  LI Zhi-lai  XU Wei  JIN Guang
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号