首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的卷积编译码器的设计与实现
引用本文:刘杨,章敏. 基于FPGA的卷积编译码器的设计与实现[J]. 电子设计工程, 2010, 18(8)
作者姓名:刘杨  章敏
作者单位:桂林电子科技大学,广西,桂林,541004;桂林电子科技大学,广西,桂林,541004
摘    要:为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案.该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到编码前的原始码元,速度显著提高,译码器复杂程度明显降低.并在实际的软件无线电通信系统中信道编解码部分得到应用,性能优良.

关 键 词:卷积码  维特比  FPGA  软件无线电(SDR)

Design and implementation of convolutional codec based on FPGA
LIU Yang,ZHANG Min. Design and implementation of convolutional codec based on FPGA[J]. Electronic Design Engineering, 2010, 18(8)
Authors:LIU Yang  ZHANG Min
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号