基于FPGA的Golay码编译码器 |
| |
作者姓名: | 王小东 姜兴 李思敏 |
| |
摘 要: | 短波信道中存在突发随机错误,为提高短波通信的可靠性,设计了一种基于FPGA的Golay码编译码器,用于纠正这种随机错误。编码器中编码工作由Golay码生成矩阵完成;译码器应用了一种基于Golay码奇偶校验矩阵的结构性质的快速译码算法完成译码和纠错。为充分利用Spartan-II芯片的硬件资源,编译码器采用了流水线方式与并行方式,并提高了系统时钟频率。该设计既有专用ASIC电路的快速性,又有DSP器件的灵活性。波形仿真结果表明了该Golay编译码器设计的正确性。
|
关 键 词: | 现场可编程门阵列 Golay码编译码器 仿真 FPGA Golay码编译码器 |
本文献已被 维普 等数据库收录! |
|