首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA动态局部可重构中基于TBUF总线宏设计
引用本文:赵秋桂,段青亚. FPGA动态局部可重构中基于TBUF总线宏设计[J]. 现代电子技术, 2009, 32(12)
作者姓名:赵秋桂  段青亚
作者单位:西安微电子技术研究所,陕西,西安,710054
基金项目:星载高可靠可重构计算机体系结构技术项目 
摘    要:FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的.总线宏的正确设计是实现FPGA动态局部可重构技术的关键.在研究了FPGA动态局部可重构技术中基于三态缓冲器(Tri-state Buffer,TBUF)总线宏结构的基础上,采用Xilinx ISE FPGA Editor可视化的方法实现总线宏的设计,并借助可重构硬件平台--XCV800验证板,通过设计动态可重构实验,论证总线宏设计的正确性.

关 键 词:FPGA动态局部可重构  总线宏  三态缓冲器  FPGA编辑器

Design of Bus Macro-based TBUF for FPGA Dynamic Reconfiguration
ZHAO Qiugui,DUAN Qingya. Design of Bus Macro-based TBUF for FPGA Dynamic Reconfiguration[J]. Modern Electronic Technique, 2009, 32(12)
Authors:ZHAO Qiugui  DUAN Qingya
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号