首页 | 本学科首页   官方微博 | 高级检索  
     

基于VHDL的MTM总线主模块有限状态机设计
作者姓名:王超  白忠臣  李世雄  秦水介
作者单位:贵州大学贵州省光电子技术及应用重点实验室,贵州贵阳,550025
基金项目:基金项目:贵州省国际科技合作计划,贵州省社会发展公关项目
摘    要:为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性.文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用“单进程”式对该有限状态机进行了设计。并在Quartus II开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。

关 键 词:VHDL  MTM总线  有限状态机  主控制模块
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号