首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的IPSec协议安全算法硬件单元设计
引用本文:刘航 戴冠中 李晖晖 陈赞锋. 基于FPGA的IPSec协议安全算法硬件单元设计[J]. 计算机科学, 2006, 33(2): 97-99
作者姓名:刘航 戴冠中 李晖晖 陈赞锋
作者单位:西北工业大学信息安全中心,西安,710072;西北工业大学信息安全中心,西安,710072;西北工业大学信息安全中心,西安,710072;西北工业大学信息安全中心,西安,710072
基金项目:国防科技应用基础研究基金
摘    要:IPSec协议中的加解密、消息认证等安全算法的硬化实现可以显著改善关键网络设备的安全处理性能。本文采用现场可编程门阵列(FPGA)设计了一个包括AES、HMAC-SHA-1等安全算法及其替换算法的IPSec协议安全算法硬件单元。仿真结果表明,本文设计的安全算法硬件单元能显著地提高IPSec协议的处理速度。

关 键 词:网际安全协议  现场可编程门阵列  高级加密标准  消息签名  安全散列算法

Design of the Security Algorithm Hardware Unit Based on FPGA for IPSec
LIU Hang,DAI Guan-Zhong,LI Hui-Hui,CHEN Zan-Feng. Design of the Security Algorithm Hardware Unit Based on FPGA for IPSec[J]. Computer Science, 2006, 33(2): 97-99
Authors:LIU Hang  DAI Guan-Zhong  LI Hui-Hui  CHEN Zan-Feng
Abstract:The hardware-based implementation of the security algorithms,such as block cipher and message authentica- tion,can effectively improve the security processing performance of the key network equipments.In this paper,a secu- rity algorithm hardware unit including Advanced Encryption Standard and HMAC-SHA-1 along with their substitute algorithms for Internet Protocol Security(IPSec)is designed based on Field Programmable Gate Array(FPGA).Simu- lation results show that the security algorithm hardware unit can greatly promote the processing speed of IPSee.
Keywords:Internet protocol security   Field programmable gate array   Advanced enerypt standard   Message authentication   Secure hash algorithm
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号