可配置处理器基于队列与端口的机制可以获得同RTL设计一样的I/O速度 |
| |
作者姓名: | Tensilica公司 |
| |
作者单位: | Tensilica公司 |
| |
摘 要: | 对于SOC设计中的许多任务而言,将一个处理器中的所有输入和输出接口都映象成存储器地址既无必要也无效率。有时候将输入/输出接口映象到存储器地址可以让程序员或者编译器去动态地选择几个计算部件的源和目的。然而,如果动态寻址不那么重要的话,那么将外部信号和处理器执行部件直接相连能够进一步加速系统的性能并可以减少复杂度。基于硬线连接的接口对许多RTL设计人员来说也是非常熟悉的,它允许处理器在不改变现存RTL模块中各个模块接口(“pin”)定义的情况下去替换那些硬件模块。
|
关 键 词: | SOC设计 处理器 RTL 输入/输出接口 I/O 可配置 速度 机制 端口 |
本文献已被 维普 万方数据 等数据库收录! |
|