首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的通用高速串行互连协议设计
引用本文:高志,黄生叶.基于FPGA的通用高速串行互连协议设计[J].计算机测量与控制,2009,17(9):1826-1827,1830.
作者姓名:高志  黄生叶
作者单位:湖南大学,计算机与通信学院,湖南,长沙,410082
摘    要:为提高高速通信系统的数据传输带宽,设计了一种基于FPGA、采用8b/10b编/解码、可应用于芯片与芯片或背板与背板之间通信的通用高速申行互连传输协议。介绍了点对点传输、全双工通信的协议体系结构,论述了协议物理层中数据传输时的串/并数据转换方法和帧同步机制,给出了协议链路层中循环冗余校验码算法、扰码/解扰模块、数据封装格式以及链路层控制器的设计。实验结果表明,系统设计的16bit位宽数据经8b/10b编码后,串行速率达到了1.25Gbps。

关 键 词:高速串行协议  8b/10b  FPGA

Design of High-speed Serial Interconnection Protocol Based on FPGA
Gao Zhi,Huang Shengye.Design of High-speed Serial Interconnection Protocol Based on FPGA[J].Computer Measurement & Control,2009,17(9):1826-1827,1830.
Authors:Gao Zhi  Huang Shengye
Affiliation:(College of Computer and Communication,Hunan University,Changsha 410082,China)
Abstract:
Keywords:8b/10b  FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号