首页 | 本学科首页   官方微博 | 高级检索  
     

基于ARM处理器四路E1收发器的设计
引用本文:陈永泰,金良涛,李佳靖. 基于ARM处理器四路E1收发器的设计[J]. 武汉理工大学学报, 2004, 26(7): 75-77
作者姓名:陈永泰  金良涛  李佳靖
作者单位:武汉理工大学信息工程学院,武汉,430070
摘    要:E1是现有通信网中广泛使用的一种接口 ,针对只能提供 2 Mb/ s的带宽 ,设计了把四路 E1集成到一个板卡中 ,提供 8Mb/ s带宽的四路 E1收发器 ,由于所处理的信息量增加 ,采用了 ARM处理器和实时操作系统。介绍了 ARM体系结构和收发器应用环境数字环路系统 ,着重阐述了四路 E1收发器的硬件设计 ,分析了四路 E1收发器运行过程中软件部分所要解决的问题 ,提出了解决的方法并给出软件实现 ,系统达到了四路 E1链路参数的要求

关 键 词:ARM  四路E1收发器  实时操作系统  软件结构
文章编号:1671-4431(2004)07-0075-03
修稿时间:2004-03-22

Quad-E1 Transceiver Design Based on ARM Processor
CHEN Yong-tai,JIN Liang-tao,LI Jia-jing. Quad-E1 Transceiver Design Based on ARM Processor[J]. Journal of Wuhan University of Technology, 2004, 26(7): 75-77
Authors:CHEN Yong-tai  JIN Liang-tao  LI Jia-jing
Abstract:
Keywords:ARM  quad-E1 transceiver  real-time operating system  software configuration
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号