首页 | 本学科首页   官方微博 | 高级检索  
     

一种适于VLSI实现的并行乘法器结构
引用本文:方旌坤 朱以南. 一种适于VLSI实现的并行乘法器结构[J]. 固体电子学研究与进展, 1989, 9(2): 143-148
作者姓名:方旌坤 朱以南
作者单位:无锡微电子联合公司(方旌堃),无锡微电子联合公司(朱以南)
摘    要:本文首先讨论了数据格式与改进Booth算法的关系。用简化部分积的扩展符号位所在全加器的连接的方法提出了一种适于VLSI实现的并行乘法器结构。该结构已用于16×16和12×12高速乘法累加器的全定制设计中。

关 键 词:VLSI 乘法器 Booth算法 结构

A Parallel Multiplier Configuration Suitable for VLSI Realization
Abstract:The relationship between data format and the modified Booth's algorithm is discussed. A parallel multiplier configuration especially suitable for VLSI realization is presented. The configuration has been employed in the design of the 16×16 and 12 × 12 fully custom multiplier-accumulators.
Keywords:
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号