首页 | 本学科首页   官方微博 | 高级检索  
     

多值低功耗双边沿触发器设计
引用本文:胡俊锋,沈继忠,姚茂群,王柏祥.多值低功耗双边沿触发器设计[J].浙江大学学报(自然科学版 ),2005,39(11):1699-1702.
作者姓名:胡俊锋  沈继忠  姚茂群  王柏祥
作者单位:胡俊锋(浙江大学 信息与电子工程学系,浙江 杭州 310028)
沈继忠(浙江大学 信息与电子工程学系,浙江 杭州 310028)
姚茂群(1.浙江大学 信息与电子工程学系,浙江 杭州 310028;2.杭州师范学院 信息工程学院,浙江 杭州310012)
王柏祥(浙江大学 信息与电子工程学系,浙江 杭州 310028)
摘    要:通过分析现有基于二值时钟的二值双边沿触发器的设计思想,设计了基于二值时钟的三值双边沿触发器。进一步利用多值时钟的多个跳变沿设计了基于三值时钟的三值双边沿触发器,充分利用了多值信号携带信息量大的优点,设计的三值双边沿触发器结构简单。模拟结果表明,设计的三值双边沿触发器具有正确的逻辑功能,并可以大幅降低功耗。

关 键 词:低功耗  双边沿触发器  多值逻辑  三值时钟
文章编号:1008-973X(2005)11-1699-04
收稿时间:2004-06-28
修稿时间:2004年6月28日

Design of low power multivalued double-edge-triggered flip-flop
HU Jun-feng,SHEN Ji-zhong,YAO Mao-qun,WANG Bai-xiang.Design of low power multivalued double-edge-triggered flip-flop[J].Journal of Zhejiang University(Engineering Science),2005,39(11):1699-1702.
Authors:HU Jun-feng  SHEN Ji-zhong  YAO Mao-qun  WANG Bai-xiang
Affiliation:1. Department of Information Science and Electronic Engineering, Zhejiang University, Hangzhou 310028, China; 2. College of Information Engineering, Hangzhou Teachers College, Hangzhou 310012, China
Abstract:By analyzing the design method of the binary double-edge-triggered flip-flop based on binary clock,a ternary double-edge-triggered flip-flop based on binary clock was proposed.Then taking advantage of multivalued clock's multiple triggered edge,a ternary double-edge-triggered flip-flop based on ternary clock was designed.For using multivalued signals can increase the information-carrying capacity,the structure of the designed ternary double-edge-triggered flip-flop circuit becomes simpler.Simulation result shows that the designed ternary double-edge-triggered flip-flop has correct logic function and relatively lower power consumption.
Keywords:low power  double-edge-triggered flip-flop  multivalued logic  ternary clock
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《浙江大学学报(自然科学版 )》浏览原始摘要信息
点击此处可从《浙江大学学报(自然科学版 )》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号