首页 | 本学科首页   官方微博 | 高级检索  
     

基于JTAG的SoC软硬件协同验证平台设计
引用本文:虞致国,魏敬和.基于JTAG的SoC软硬件协同验证平台设计[J].微电子学与计算机,2010,27(10).
作者姓名:虞致国  魏敬和
作者单位:中国电子科技集团公司,第五十八研究所,江苏,无锡,214035
摘    要:基于JTAG接口,提出了一种以FPGA为基础的SoC软硬件协同验证平台.在验证平台的硬件基础上,开发了调试验证软件,能够完成SRAM的读写、CF卡的读写、串口的收发、程序的下载、及程序复位等功能.利用验证平台的软硬件完成了SoC的IP模块的调试验证及操作系统μClinux的调试验证.实践表明,该验证平台有益于SoC的设计和调试,降低SoC应用系统的开发成本.

关 键 词:系统芯片  软硬件协同验证

Design of HW/SW Co-verification for a SoC Based on JTAG
YU Zhi-guo,WEI Jing-he.Design of HW/SW Co-verification for a SoC Based on JTAG[J].Microelectronics & Computer,2010,27(10).
Authors:YU Zhi-guo  WEI Jing-he
Abstract:
Keywords:JTAG  FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号