基于SESC仿真器的存储预取器设计 |
| |
引用本文: | 赵磊,张萌,刘芳.基于SESC仿真器的存储预取器设计[J].计算机与现代化,2013(6):183-188. |
| |
作者姓名: | 赵磊 张萌 刘芳 |
| |
作者单位: | 西北工业大学计算机学院 |
| |
基金项目: | 国家自然科学基金资助项目(60773223,61003037,61173047);教育部博士点基金资助项目(20116102120049);国家863项目(2009AA01Z110) |
| |
摘 要: | 仿真器是在宿主机上运行并能模拟目标体系结构机器行为的一种软件系统,它可以解释并执行目标体系结构机器上可执行的程序,同时可提供运行时的指令和事件相关记录,以及目标体系结构机器的性能统计参数。系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统,它可以实现对单(多)处理器、内存系统、Cache和外部设备等子系统的功能模拟。本文根据多核处理器结构特点,研究体系结构仿真器与测试程序的设计方法。利用体系结构仿真器,分析不同结构的多核处理器片外存储访问需求,讨论片外存储访问带宽对计算性能的影响问题。总结出多核系统片外存储器访问的机制与需求,以及片外访存与程序特征的关系。
|
关 键 词: | 体系结构仿真器 SESC 预取器 |
本文献已被 CNKI 等数据库收录! |
|