首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA中IP核的IRL系统设计方法
引用本文:杨光辉,邬江兴. 基于FPGA中IP核的IRL系统设计方法[J]. 计算机应用研究, 2008, 25(1): 190-189
作者姓名:杨光辉  邬江兴
作者单位:国家数字交换系统工程技术研究中心,郑州,450002;国家数字交换系统工程技术研究中心,郑州,450002
基金项目:国家高技术研究发展计划(863计划) , 军用下一代互联网资助项目
摘    要:以Virtex-4 FX-60型FPGA为例,提出了一种应用FPGA内部IP核,通过TCP/IP网络对FPGA远程进行动态配置的IRL系统结构,并给出了此系统的硬件电路以及关键模块的设计方法.该设计具有可重构性强、配置方法灵活等特点.

关 键 词:因特网可重新配置逻辑  现场可编程门阵列  Virtex-4  PPC405  IP资源复用
文章编号:1001-3695(2008)01-0190-02
收稿时间:2006-11-10
修稿时间:2007-01-21

Design method of IRL system based on IP core within FPGA
YANG Guang hui,WU Jiang xing. Design method of IRL system based on IP core within FPGA[J]. Application Research of Computers, 2008, 25(1): 190-189
Authors:YANG Guang hui  WU Jiang xing
Affiliation:(National Digital Switching System Engineering & Technology Research Center, Zhengzhou 450002, China)
Abstract:Took Virtex-4 FX-60 FPGA as an example, this paper proposed one kind of IRL system which could be remote reconfigured through TCP/IP network, then gave out the design method of hardware circuit and essential internal modules. This design of system could be reconfigured and reconstructed easily.
Keywords:
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《计算机应用研究》浏览原始摘要信息
点击此处可从《计算机应用研究》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号