首页 | 本学科首页   官方微博 | 高级检索  
     

RFID系统中低功耗JH算法的设计与实现
引用本文:周权,王奕,李仁发.RFID系统中低功耗JH算法的设计与实现[J].小型微型计算机系统,2013,34(8).
作者姓名:周权  王奕  李仁发
作者单位:1. 湖南大学嵌入式系统及网络实验室,长沙,410082
2. 湖南大学嵌入式系统及网络实验室,长沙410082;网络与信息安全湖南省重点实验室,长沙410082
摘    要:针对资源占用少,功耗要求低的RFID的应用时,低功耗成为哈希算法的一个重要指标.JH算法是SHA-3最后一轮候选算法之一;本文通过改进JH算法中轮函数Rd的算法结构,设计了数据单元为16 bit的JH算法的硬件实现体系结构,提出了一种适应于RFID系统的低功耗JH算法的硬件实现方案.本文以JH-256和JH-512算法为例进行低功耗硬件实现;在Xilinx Virtex-5FPGA平台上,本文的设计分别占用了956 slices和1020 slices,在Altera StratixⅢFPGA平台上分别占用了1480 ALUTs和1660ALUTs;在ASIC0.18μm CMOS库上,当工作频率为100 kHz时,本文的设计分别占用了24797门和26386门,功耗分别为27.8859μW和29.8197 μW.实验结果表明,本文JH-256、JH-512算法的硬件实现性能满足RFID系统的应用需求.

关 键 词:射频识别  JH  哈希算法  低功耗  硬件实现

Design and Implementation of Low-power JH Algorithm in RFID System
ZHOU Quan , WANG Yi , LI Ren-fa.Design and Implementation of Low-power JH Algorithm in RFID System[J].Mini-micro Systems,2013,34(8).
Authors:ZHOU Quan  WANG Yi  LI Ren-fa
Abstract:
Keywords:RFID  JH  Secure Hash Algorithm (SHA)  low-power  hardware implementation
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号