首页 | 本学科首页   官方微博 | 高级检索  
     

基于多因子CSE算法的AESS-盒电路优化设计
引用本文:曾纯,吴宁,张肖强,周芳,叶云飞.基于多因子CSE算法的AESS-盒电路优化设计[J].电子学报,2014(6).
作者姓名:曾纯  吴宁  张肖强  周芳  叶云飞
作者单位:南京航空航天大学电子信息工程学院;
基金项目:国家自然科学基金资助项目(No.61376025,No.61106018);江苏省产学研前瞻性联合研究项目(No.BY2013003-11)
摘    要:针对高级加密标准(AES)S-盒优化,提出了一种新的多因子公共项消除(CSE)优化算法.多因子CSE算法通过对组合逻辑表达式中所含因子最多的公共项优先消除,以简化逻辑表达式,从而有效地减少S-盒电路结构中的GF(2^4)域乘法逆电路和映射矩阵电路的面积和时延.结果表明,多因子CSE算法具有计算速度快,优化效率高的特点.优化后的S-盒组合逻辑电路采用0.18μm CMOS工艺,设计出的S-盒面积-延时积比目前最小面积和最短延时的S-盒组合逻辑电路分别减少了10.32%和19.64%.

关 键 词:AES  S-盒  多因子CSE算法
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号