首页 | 本学科首页   官方微博 | 高级检索  
     

一种使用Advance MS的全定制加法器加速设计
引用本文:刘志哲,仲顺安,袁家芬. 一种使用Advance MS的全定制加法器加速设计[J]. 微电子学, 2010, 40(4)
作者姓名:刘志哲  仲顺安  袁家芬
作者单位:北京理工大学,信息与电子工程学院,北京,100081
摘    要:采用一种加速全定制IC设计的方法,完成了基于CSMC(华润上华)0.5 μm工艺的32位加法器的设计.使用动态差分多米诺逻辑,实现了基于Brent-Kung树结构的超前进位加法器;采用Mentor Graphics Advance MS仿真软件,加速进行Spice网表的仿真和版图后仿.仿真结果验证了Spice网表的正确性,得出加法器在版图后仿的关键路径延时为4.62 ns,整个设计流程可以应用于其他一些重要核心单元的全定制设计.

关 键 词:加法器  全定制  Brent-Kung树  差分多米诺逻辑

Accelerated Design of Full-Custom Adder Using Advance MS
LIU Zhizhe,ZHONG Shunan,YUAN Jiafen. Accelerated Design of Full-Custom Adder Using Advance MS[J]. Microelectronics, 2010, 40(4)
Authors:LIU Zhizhe  ZHONG Shunan  YUAN Jiafen
Abstract:
Keywords:Advance MS
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号