首页 | 本学科首页   官方微博 | 高级检索  
     

AES加密算法的高速低功耗ASIC设计
引用本文:董策,杨志家.AES加密算法的高速低功耗ASIC设计[J].微计算机信息,2005(27):8-10.
作者姓名:董策  杨志家
作者单位:1. 110016,辽宁沈阳中国科学院沈阳自动化研究所;100039,北京中国科学院研究生院
2. 110016,辽宁沈阳中国科学院沈阳自动化研究所
基金项目:本文获中国科学院知识创新重大项目资助编号:KGCX-SW-15
摘    要:本文提出了一个AES加密算法的高速低功耗ASIC设计方案,使用Synopsvs设计流程和VeriSilicon 0.18μm CMOS工艺,实现了最高工作频率410MHz,数据吞吐率5.23Gbps,功耗为58 mW.采用改进算法(T盒算法),将轮变换操作中的不同步骤合并为一组表的查询,有效降低了关键时序路径的传输延迟,并通过动态功耗管理和门控时钟等低功耗设计方法有效地降低了功耗.

关 键 词:AES  ASIC  T盒  功耗管理  时钟门控
文章编号:1008-0570(2005)9-3-0008-03
修稿时间:2005年3月18日

A High-speed Low- power ASIC Implementation of AES Encryption
Dong,Ce,Yang,Zhijia.A High-speed Low- power ASIC Implementation of AES Encryption[J].Control & Automation,2005(27):8-10.
Authors:Dong  Ce  Yang  Zhijia
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号