首页 | 本学科首页   官方微博 | 高级检索  
     

MCS-51与FPGA/CPLD总线接口逻辑设计
引用本文:游志宇,张洪,董秀成,杜杨. MCS-51与FPGA/CPLD总线接口逻辑设计[J]. 单片机与嵌入式系统应用, 2008, 0(1): 29-32
作者姓名:游志宇  张洪  董秀成  杜杨
作者单位:西华大学;中国科学院光电技术研究所
摘    要:设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑电路,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统.设计中采用VHDL语言,实现MCS-51单片机与FPGA/CPLD的总线接口逻辑设计.实验表明,该总线接口逻辑电路工作稳定、可靠,使MCS-51单片机与FPGA/CPLD能够完美结合.

关 键 词:可编程逻辑器件  FPGA/CPLD  总线接口  VHDL
修稿时间:2007-09-05

Logic Design of Bus Interface Between MCS-51 and FPGA/CPLD
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号