首页 | 本学科首页   官方微博 | 高级检索  
     

一种用于流水线ADC的高速采样保持电路
引用本文:姜申飞,戴庆元,王冬辉,赵懿. 一种用于流水线ADC的高速采样保持电路[J]. 微处理机, 2008, 29(1): 19-21
作者姓名:姜申飞  戴庆元  王冬辉  赵懿
作者单位:上海交通大学微纳科学技术研究院,上海,200030
摘    要:介绍了一种适用于10位80MS/s流水线模数转换器(Pipelined ADC)的采样/保持(S/H)电路。该电路为开关电容结构,以0.25μm CMOS工艺实现。采用栅源电压恒定的栅压自举开关和底极板采样技术,极大地减小了采样的非线性失真。基于该S/H电路的流水线A/D转换器在80MHz采样率下,输入信号为奈奎斯特频率时,无杂散动态范围(SFDR)为84.9dB,有效位数(ENOB)达到10位。

关 键 词:采样保持电路  流水线模数转换器  栅压自举开关  共模反馈  开关电容
文章编号:1002-2279(2008)01-0019-03
修稿时间:2006-01-03

A High-Speed Sample and Hold Circuit for Pipelined A/D Converter
JIANG Shen-fei,DAI Qing-yuan,WANG Dong-hui,ZHAO Yi. A High-Speed Sample and Hold Circuit for Pipelined A/D Converter[J]. Microprocessors, 2008, 29(1): 19-21
Authors:JIANG Shen-fei  DAI Qing-yuan  WANG Dong-hui  ZHAO Yi
Abstract:
Keywords:Sample and hold circuit  Pipelined A/D converter  Bootstrapped switch  Common mode feedback  Switched-capacitor
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号