首页 | 本学科首页   官方微博 | 高级检索  
     

12 bit 200 MS/s时间交织流水线A/D转换器的设计
引用本文:杨阳,张科峰,任志雄,刘览琦. 12 bit 200 MS/s时间交织流水线A/D转换器的设计[J]. 半导体技术, 2015, 40(9). DOI: 10.13290/j.cnki.bdtjs.2015.09.002
作者姓名:杨阳  张科峰  任志雄  刘览琦
作者单位:华中科技大学光学与电子信息学院,武汉,430073;华中科技大学光学与电子信息学院,武汉,430073;华中科技大学光学与电子信息学院,武汉,430073;华中科技大学光学与电子信息学院,武汉,430073
基金项目:国家科技重大专项资助项目(2010ZX03007-002-02)
摘    要:介绍了一款应用于无线收发系统的12 bit 200 MS/s的A/D转换器(ADC).流水线型模数转换器是从中频采样到高频采样并且具有高精度的典型结构,多个流水线型模数转换器利用时间交织技术合并成一个模数转换器的构想则是复杂结构和能量利用率之间的折中选择.采用了时间交织、流水线和运算放大器共享等技术,既提高了速度和精度,也节省了功耗.同时为了减小时序失配对时间交织流水线ADC性能的影响,提出了一种对时序扭曲不敏感的采样保持电路.采用SMIC 0.13 μm CMOS工艺进行了电路设计,核心电路面积为1.6 mm×1.3 mm.测试结果表明,在采样速率为200 MS/s、模拟输入信号频率为1 MHz时,无杂散动态范围(SFDR)可以达到67.8 dB,信噪失真比(SNDR)为55.7 dB,ADC的品质因子(FoM)为1.07 pJ/conv.,而功耗为107 mW.

关 键 词:A/D转换器(ADC)  时间交织  流水线  运算放大器共享  时序扭曲

Design of a 12 bit 200 MS/s Time-Interleave Pipelined A/D Converter
Abstract:
Keywords:A/D converter (ADC)  time-interleave  pipeline  operation amplifier sharing  timing-skew
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号