首页 | 本学科首页   官方微博 | 高级检索  
     

CDMA2000基站时钟同步系统及电路
引用本文:刘春平,龚向东,刘承香,阮双琛. CDMA2000基站时钟同步系统及电路[J]. 电讯技术, 2006, 46(2): 25-28
作者姓名:刘春平  龚向东  刘承香  阮双琛
作者单位:深圳大学,工程技术学院,广东,深圳,518060;重庆大学,通信测控研究所,重庆,400044;深圳大学,工程技术学院,广东,深圳,518060
基金项目:中国科学院资助项目;广东省深圳市科技局科研项目
摘    要:CDMA2000基站以GPS/GLONASS标准秒信号作为整个系统的时钟同步基准,采用一种PLL(锁相环)+DDS(直接数字频率合成器)+PLL的结构实现。引入了时钟同步系统的总体方案。着重介绍了由AD9851和LMX2306构成的后级DDS+PLL的电路设计和参数设置。根据实验结果对该方案的稳定性和适用性进行了分析。

关 键 词:CDMA2000系统  基站  时钟同步  锁相环  恒温晶振  电路
文章编号:1001-893X(2006)02-0025-04
收稿时间:2005-08-23
修稿时间:2005-08-232005-12-14

CDMA2000 BTS Clock Synchronization System and Circuits
LIU Chun-ping,GONG Xiang-dong,LIU Cheng-xiang,RUAN Shuang-chen. CDMA2000 BTS Clock Synchronization System and Circuits[J]. Telecommunication Engineering, 2006, 46(2): 25-28
Authors:LIU Chun-ping  GONG Xiang-dong  LIU Cheng-xiang  RUAN Shuang-chen
Abstract:The PPS received by GPS/GLONASS is regarded as the reference of CDMA2000 BTS. A PLL DDS PLL implementation is adopted. After the whole scheme is presented, the circuit design and parameter setting of DDS PLL are emphasized. Finally the stability and applicability are analyzed according to the experimental data.
Keywords:CDMA2000 system   BTS    clock synchronization   PLL   OCXO   circuit
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电讯技术》浏览原始摘要信息
点击此处可从《电讯技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号