首页 | 本学科首页   官方微博 | 高级检索  
     

一种乘同余伪随机序列快速实现的FPGA设计
引用本文:陈帅. 一种乘同余伪随机序列快速实现的FPGA设计[J]. 电子技术应用, 2010, 0(7)
作者姓名:陈帅
作者单位:淮南师范学院计算机与信息工程系,安徽,淮南,232001
摘    要:针对一类乘同余运算,提出了一种快速算法。采用1个32位乘法、2个32位加法、少量移位操作和1个最高位分离操作方法,避免了连续减法和除法运算。采用硬件语言设计了快速算法。在此算法的基础上,设计了基于FPGA的伪随机序列发生器。

关 键 词:快速算法  乘同余  伪随机序列  FPGA

Quick realization design in FPGA for multiplication congruence pseudo-random sequence
CHEN Shuai. Quick realization design in FPGA for multiplication congruence pseudo-random sequence[J]. Application of Electronic Technique, 2010, 0(7)
Authors:CHEN Shuai
Abstract:
Keywords:quick algorithm  multiplication congruence  pseudo-random sequence  FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号