首页 | 本学科首页   官方微博 | 高级检索  
     

基于TAS-TIS结构和前馈路径的两级CTLE的设计
引用本文:张春茗,徐阳臻,张璇.基于TAS-TIS结构和前馈路径的两级CTLE的设计[J].半导体光电,2023,44(5):736-740.
作者姓名:张春茗  徐阳臻  张璇
作者单位:西安邮电大学 电子工程学院, 西安 710061
摘    要:在高速接口电路中,接收机通常采用连续时间线性均衡器(Continuous-Time Linear Equalizer, CTLE)消除符号间干扰(Inter-Symbol Interference, ISI)对信号传输的影响。为提高CTLE电路的高频增益和减少芯片面积,基于UMC(United Microelectronics Corporation)28 nm工艺,设计了一款最大速率为50 Gbps的CTLE电路,其主体电路由跨导级联跨阻抗(Trans-Admittance Trans-impedance, TAS-TIS)结构和前馈路径的两级CTLE电路构成。在传统CTLE的基础上,使用有源电感做负载,以反相器为基础构建跨阻放大器和在输入管增加前馈通路等方式,有效地扩展了电路的工作频率。仿真结果显示,均衡后40 Gbps PAM4(4-Level Pulse Amplitude Modulation)信号、50 Gbps PAM4信号和28 Gbps NRZ(Non Return Zero Code)信号的眼图眼宽分别达到了0.68,0.5,0.92个码元间隔(UI),可满足后级电...

关 键 词:连续时间线性均衡器  跨导级联跨阻抗  跨阻放大器  前馈通路
收稿时间:2023/6/6 0:00:00

Design of Two-Stage CTLE Equalizer Based on TAS-TIS Structure and Feed-Forward Path
ZHANG Chunming,XU Yangzhen,ZHANG Xuan.Design of Two-Stage CTLE Equalizer Based on TAS-TIS Structure and Feed-Forward Path[J].Semiconductor Optoelectronics,2023,44(5):736-740.
Authors:ZHANG Chunming  XU Yangzhen  ZHANG Xuan
Affiliation:College of Electronic Engineering, Xi''an University of Posts and Telecommunications, Xi''an 710061, CHN
Abstract:
Keywords:continuous-time linear equalizer (CTLE)  trans-admittance transimpedance (TAS-TIS)  transimpedance amplifier (TIA)  feed-forward path
点击此处可从《半导体光电》浏览原始摘要信息
点击此处可从《半导体光电》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号