首页 | 本学科首页   官方微博 | 高级检索  
     

高速接口JESD204B的灵敏放大器设计
引用本文:曹源,张春茗,吕新为. 高速接口JESD204B的灵敏放大器设计[J]. 电子技术应用, 2019, 45(5): 23-26
作者姓名:曹源  张春茗  吕新为
作者单位:西安邮电大学电子工程学院,陕西西安,710121;西安邮电大学电子工程学院,陕西西安,710121;西安邮电大学电子工程学院,陕西西安,710121
基金项目:新一代宽带无线移动通信网科技重大专项
摘    要:采用UMC 28 nm CMOS工艺,在低电源电压下设计实现了一种高速、低失调的灵敏放大器。在传统差分放大器、AB类锁存器等电路的基础上进行改进,提出了一种新型结构的灵敏放大器。利用Cadence软件进行电路设计和功能仿真。仿真结果表明,所设计的电路在1.05 V的低电源电压、5/10 GHz时钟下,其失调电压分别为0.2 mV/0.8 mV,传输延迟分别为50 ps/42 ps,功耗分别为0.37 mW/0.44 mW。因此,所设计的灵敏放大器适用于高速接口JESD204B模数转换模块。

关 键 词:灵敏放大器  28 nm CMOS工艺  低电源电压  JESD204B

Sensitive amplifier design for high speed interface JESD204B
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号