首页 | 本学科首页   官方微博 | 高级检索  
     

一种新型时钟计数器的电路设计
引用本文:倪春波,应建华,邹雪城,贾宇然.一种新型时钟计数器的电路设计[J].计算机与数字工程,2003,31(6):44-48.
作者姓名:倪春波  应建华  邹雪城  贾宇然
作者单位:华中科技大学电子科学与技术系,武汉,430074
摘    要:本文所讨论的时钟计数器是一个工业控制计时芯片设计中的一部分。本芯片已经在无锡投片成功。这个时钟计数器可以从00年计时到99年。能选择24小时计数方式或12小时计数方式;可对二月进行闰年自动调整。此电路的新颖之处在于每个基本计数单元中加入了SRAM锁存器。通过对SRAM的控制可向计时器同步或异步置位,同时能使电路的稳定性增强。晶体管电路图用SpectreS模拟器进行晶体管级仿真,以验证电路的正确性。

关 键 词:时钟计数器  电路设计  时钟信号  电路结构

A Novel Clock Design in Integrated Chip
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号