首页 | 本学科首页   官方微博 | 高级检索  
     

可编程逻辑器件
摘    要:Altera的LogicLock递增设计法主持APEXⅡ系列基于Quartus Ⅱ开发软件环境的LogicLock递增设计方法,不仅可以优化任何架构的设计,而且可以改善集成IP内核设计的流程,或通过采用基于团队的方法大幅度加速SOPC(可编程片上系统)的开发周期。 Altera专有的LogicLock递增设计法是可支持APEX Ⅱ可编程逻

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号